Chip de Medição do Microcontrolador AT32F403AVGT7
O AT32F403A é baseado no núcleo RISC de 32 bits ARM®Cortex® -M4 de alto desempenho rodando até 240 MHz. O núcleo Cortex® -M4 apresenta uma unidade de ponto flutuante (FPU) de precisão única que suporta todas as instruções e tipos de dados de processamento de dados de precisão única ARM®. Ele também implementa um conjunto completo de instruções DSP e uma unidade de proteção de memória (MPU) que aumenta a segurança do aplicativo.
AT32F403AVGT7
O AT32F403A incorpora memórias embutidas de alta velocidade (até 1024 KBytes de memória Flash interna, 96+128 KBytes de SRAM), o extenso SPI Flash externo (capacidade de endereçamento de até 16 MBytes) e GPIOs e periféricos aprimorados conectados a dois barramentos APB . Qualquer bloco da memória Flash embarcada pode ser protegido pelo “sLib”, funcionando como uma área de segurança apenas com código executável.
O AT32F403A oferece três ADC de 12 bits, dois DAC de 12 bits, oito temporizadores de 16 bits de uso geral, mais dois temporizadores de 32 bits de uso geral e até dois temporizadores PWM para controle de motor. Ele suporta interfaces de comunicação padrão e avançadas: até três I2Cs, quatro SPIs (todos multiplexados como I2Ss), dois SDIOs, oito USARTs/UARTs, um USBFS e dois CANs.
O AT32F403A opera na faixa de temperatura de -40 a +105 °C, de uma fonte de alimentação de 2,6 a 3,6 V. Um conjunto abrangente de modos de economia de energia permite o design de aplicativos de baixo consumo de energia.
O AT32F403A oferece dispositivos em diferentes tipos de embalagem. Dependendo dos diferentes pacotes, o pin-to-pin é totalmente compatível entre os dispositivos, e também o software e a funcionalidade. Apenas diferentes conjuntos de periféricos estão incluídos.
Recursos:
Núcleo: CPU ARM® Cortex® -M4 de 32 bits com FPU
− Frequência máxima de 240 MHz, com unidade de proteção de memória (MPU), multiplicação de ciclo único e divisão de hardware
− Unidade de ponto flutuante (FPU) e
− instruções DSP
Recordações
− 1024 KBytes de memória Flash interna
− sLib: parte configurável do Flash principal definido como uma área de biblioteca com código executável, mas protegido, não legível
− Interface SPIM: Interface extra de até 16 Mbytes do SPI Flash externo (como memória de instrução/dados)
− Até 96+128 KBytes de SRAM
− Controlador de memória externo (XMC) com barramento de dados de 16 bits. Suporta memórias PSRAM/NOR e NAND multiplexadas
Pacotes
− LQFP100 14*14 mm